登入帳戶  | 訂單查詢  | 購物車/收銀台(0) | 在線留言板  | 付款方式  | 運費計算  | 聯絡我們  | 幫助中心 |  加入書簽
會員登入 新用戶登記
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2023年度TOP分類瀏覽雜誌 臺灣用戶
品種:超過100萬種各類書籍/音像和精品,正品正價,放心網購,悭钱省心 服務:香港台灣澳門海外 送貨:速遞郵局服務站

新書上架簡體書 繁體書
暢銷書架簡體書 繁體書
好書推介簡體書 繁體書

十月出版:大陸書 台灣書
九月出版:大陸書 台灣書
八月出版:大陸書 台灣書
七月出版:大陸書 台灣書
六月出版:大陸書 台灣書
五月出版:大陸書 台灣書
四月出版:大陸書 台灣書
三月出版:大陸書 台灣書
二月出版:大陸書 台灣書
一月出版:大陸書 台灣書
12月出版:大陸書 台灣書
11月出版:大陸書 台灣書
十月出版:大陸書 台灣書
九月出版:大陸書 台灣書
八月出版:大陸書 台灣書

『簡體書』超大规模集成电路系统导论——逻辑、电路与系统设计

書城自編碼: 2639996
分類:簡體書→大陸圖書→工業技術電子/通信
作者: Ming-Bo Lin[林铭波] 著,刘艳艳 等译
國際書號(ISBN): 9787121265976
出版社: 电子工业出版社
出版日期: 2015-07-01
版次: 1 印次: 1
頁數/字數: 701/1263000
書度/開本: 16开 釘裝: 平装

售價:HK$ 218.3

我要買

 

** 我創建的書架 **
未登入.


新書推薦:
自由,不是放纵
《 自由,不是放纵 》

售價:HK$ 54.9
甲骨文丛书·消逝的光明:欧洲国际史,1919—1933年(套装全2册)
《 甲骨文丛书·消逝的光明:欧洲国际史,1919—1933年(套装全2册) 》

售價:HK$ 277.8
剑桥日本戏剧史(剑桥世界戏剧史译丛)
《 剑桥日本戏剧史(剑桥世界戏剧史译丛) 》

售價:HK$ 201.6
中国高等艺术院校精品教材大系:材料的时尚表达??服装创意设计
《 中国高等艺术院校精品教材大系:材料的时尚表达??服装创意设计 》

售價:HK$ 76.2
美丽与哀愁:第一次世界大战个人史
《 美丽与哀愁:第一次世界大战个人史 》

售價:HK$ 143.4
国家豁免法的域外借鉴与实践建议
《 国家豁免法的域外借鉴与实践建议 》

售價:HK$ 188.2
大单元教学设计20讲
《 大单元教学设计20讲 》

售價:HK$ 76.2
儿童自我关怀练习册:做自己最好的朋友
《 儿童自我关怀练习册:做自己最好的朋友 》

售價:HK$ 69.4

 

建議一齊購買:

+

HK$ 236.8
《专用集成电路》
+

HK$ 275.7
《电子电路分析与设计(第2版)》
+

HK$ 238.7
《模拟电子技术基础:系统方法》
+

HK$ 174.1
《数字集成电路——电路、系统与设计(第二版)》
內容簡介:
本书对超大规模集成电路与系统的分析与设计进行了全面介绍。从电路与版图设计基础知识出发,再逐步深入,对超大规模集成电路设计进行了详尽阐述。本书由浅入深,理论联系实际,同时提供了大量的图表和设计实例。全书共16章。第1章至第6章主要介绍层次化IC设计、标准CMOS逻辑设计、金属氧化物半导体(MOS)晶体管的物理学原理、器件制造、物理版图、电路仿真、功耗和低功耗设计规则及技巧。第7章至第9章介绍了静态逻辑和动态逻辑以及时序逻辑。第10章至第16章以及附录部分关注系统设计,主要包括数据通路子系统设计、存储器模块、设计方法和实现方式、互连线、电源分布与时钟设计、输入输出模块、ESD保护网络以及测试和可测性设计等内容。
關於作者:
Ming-Bo Lin林铭波博士 台湾科技大学电子工程系教授。曾就读于台湾大学和美国马里兰大学。已经出版了26本教材(包括修订)和两个英语教材。
目錄
第1章 绪论
1.1 VLSI简介
1.1.1 简介
1.1.2 VLSI电路的基本特征
1.1.3 VLSI电路设计中存在的
问题
1.1.4 VLSI经济学
1.2 开关MOS晶体管
1.2.1 nMOS晶体管
1.2.2 pMOS晶体管
1.2.3 CMOS传输门
1.2.4 简单开关逻辑设计
1.2.5 CMOS逻辑设计规则
1.3 VLSI设计与制造
1.3.1 设计技术
1.3.2 单元设计
1.3.3 CMOS工艺
1.3.4 CMOS版图
1.3.5 版图设计规则
1.4 数字系统的实现方法
1.4.1 未来趋势
1.4.2 实现方式
1.5 小结
参考文献
习题
第2章 MOS晶体管基础
2.1 半导体基础
2.1.1 本征半导体
2.1.2 非本征半导体
2.1.3 载流子输运过程
2.2 pn结
2.2.1 pn结
2.2.2 金属半导体结
2.3 MOS晶体管理论
2.3.1 MOS系统
2.3.2 MOS晶体管工作原理
2.3.3 MOS晶体管的IV特性
2.3.4 按比例缩小理论
2.4 MOS晶体管的高级特性
2.4.1 MOS晶体管的非理想特性
2.4.2 阈值电压效应
2.4.3 泄漏电流
2.4.4 短沟道IV特性
2.4.5 温度效应
2.4.6 MOS晶体管的限制
2.5 SPICE和建模
2.5.1 SPICE简介
2.5.2 二极管模型
2.5.3 MOS晶体管模型
2.6 小结
参考文献
习题
第3章 CMOS集成电路制造
3.1 基本工艺
3.1.1 热氧化
3.1.2 掺杂工艺
3.1.3 光刻
3.1.4 薄膜去除
3.1.5 薄膜淀积
3.2 各种材料及其应用
3.2.1 绝缘体
3.2.2 半导体
3.2.3 导体
3.3 工艺集成
3.3.1 FEOL
3.3.2 BEOL
3.3.3 后端工艺
3.4 先进CMOS工艺和器件
3.4.1 先进CMOS工艺器件
3.4.2 先进CMOS工艺
3.5 小结
参考文献
习题
第4章 版图设计
4.1 版图设计规则
4.1.1 版图设计的基本概念
4.1.2 基本结构的版图
4.1.3 高级版图设计讨论
4.1.4 相关CAD工具
4.2 CMOS闩锁及其预防
4.2.1 CMOS闩锁
4.2.2 闩锁的预防
4.3 版图设计
4.3.1 单元概念
4.3.2 基本版图设计
4.4 复杂逻辑门的版图设计方法
4.4.1 源漏共享
4.4.2 欧拉路径法
4.4.3 版图设计小结
4.5 小结
参考文献
习题
第5章 延迟模型和路径延迟优化
5.1 MOS晶体管的电阻和电容
5.1.1 MOS晶体管的电阻
5.1.2 MOS晶体管的电容
5.2 传输延迟与延迟模型
5.2.1 电压电平与噪声容限
5.2.2 与时序相关的基本术语
5.2.3 传输延迟
5.2.4 单元延迟模型
5.2.5 Elmore延迟模型
5.3 路径延迟优化
5.3.1 驱动较大容性负载
5.3.2 路径延迟优化
5.3.3 逻辑功效和路径延迟
优化
5.4 小结
参考文献
习题
第6章 功耗与低功耗设计
6.1 功耗
6.1.1 功耗的组成部分
6.1.2 动态功耗
6.1.3 设计裕度
6.1.4 确定导线宽度
6.2 低功耗逻辑设计原则
6.2.1 基本原则
6.2.2 降低电压摆幅
6.2.3 减少转换操作
6.2.4 减小开关电容
6.3 低功耗逻辑架构
6.3.1 流水线技术
6.3.2 并行处理技术
6.4 功率管理
6.4.1 基本技术
6.4.2 动态功率管理
6.5 小结
参考文献
习题
第7章 静态逻辑电路
7.1 基本静态逻辑电路
7.1.1 静态逻辑电路的类型
7.1.2 CMOS反相器
7.1.3 与非门
7.1.4 或非门
7.1.5 基本门尺寸
7.2 单轨逻辑电路
7.2.1 CMOS逻辑电路
7.2.2 基于TG的逻辑电路
7.2.3 有比逻辑电路
7.3 双轨逻辑电路
7.3.1 共源共栅电压开关逻辑
(CVSL)
7.3.2 互补传输晶体管逻辑
(CPL)
7.3.3 DCVSPG
7.3.4 双传输晶体管逻辑
(DPL)
7.4 小结
参考文献
习题
第8章 动态逻辑电路
8.1 动态逻辑简介
8.1.1 MOS管开关
8.1.2 基本动态逻辑
8.1.3 局部放电冒险
8.1.4 动态逻辑电路类型
8.2 动态逻辑的非理想效应
8.2.1 开关的泄漏电流
8.2.2 电荷注入和电容耦合
8.2.3 电荷损失效应
8.2.4 电荷共享效应
8.2.5 电源噪声
8.3 单轨动态逻辑
8.3.1 多米诺逻辑
8.3.2 np多米诺逻辑
8.3.3 两相不交叠时钟模式
8.3.4 时钟延迟多米诺逻辑
8.3.5 条件电荷管理器
8.4 双轨动态逻辑
8.4.1 双轨多米诺逻辑
8.4.2 动态CVSL
8.4.3 基于读出放大器的动态
逻辑
8.5 钟控CMOS逻辑
8.5.1 钟控单轨逻辑
8.5.2 钟控双轨逻辑
8.6 小结
参考文献
习题
第9章 时序逻辑设计
9.1 时序逻辑基础
9.1.1 霍夫曼模型
9.1.2 基本存储器件
9.1.3 亚稳态和冒险
9.1.4 仲裁器
9.2 存储元件
9.2.1 静态存储元件
9.2.2 动态存储单元
9.2.3 脉冲调制锁存器
9.2.4 准动态触发器
9.2.5 低功耗触发器
9.3 钟控系统中的时序问题
9.3.1 触发器系统的时序问题
9.3.2 时钟偏移
9.3.3 锁存器系统的时序问题
9.3.4 脉冲锁存器(PulsedLatch)
系统的时序问题
9.4 流水线系统
9.4.1 流水线系统分类
9.4.2 同步流水线
9.4.3 异步流水线
9.4.4 波形流水线
9.5 小结
参考文献
习题
第10章 数据通路设计
10.1 基本组合元件
10.1.1 译码器
10.1.2 编码器
10.1.3 多路选择器
10.1.4 多路分配器
10.1.5 幅值比较器
10.2 基本的时序元件
10.2.1 寄存器
10.2.2 移位寄存器
10.2.3 计数器
10.2.4 序列发生器
10.3 移位器
10.3.1 基本移位操作
10.3.2 移位器的实现方法
10.4 加法减法
10.4.1 基本全加器
10.4.2 n位加法器减法器
10.4.3 并行前置加法器
10.5 乘法
10.5.1 无符号乘法器
10.5.2 有符号乘法器
10.6 除法
10.6.1 不恢复除法
10.6.2 不恢复除法的实现
方法
10.7 小结
参考文献
习题
第11章 存储器
11.1 简介
11.1.1 存储器分类
11.1.2 存储器结构
11.1.3 存储器存取时序
11.2 静态随机存取存储器
11.2.1 RAM核结构
11.2.2 SRAM的工作原理
11.2.3 行译码器
11.2.4 列译码器多路选择器
11.2.5 读出放大器
11.2.6 ATD电路和时序的
产生
11.3 动态随机存取存储器
11.3.1 单元结构
11.3.2 存储阵列结构
11.4 只读存储器
11.4.1 或非型ROM
11.4.2 与非型ROM
11.5 非易失性存储器
11.5.1 闪存
11.5.2 其他非易失性存储器
11.6 其他存储器件
11.6.1 内容寻址存储器
11.6.2 寄存器文件
11.6.3 双端口RAM
11.6.4 可编程逻辑阵列
11.6.5 FIFO
11.7 小结
参考文献
习题
第12章 设计方法和实现方式
12.1 设计方法和实现架构
12.1.1 系统级设计
12.1.2 RTL级设计
12.1.3 实现架构
12.2 综合流程
12.2.1 一般综合流程
12.2.2 RTL综合流程
12.2.3 物理综合流程
12.3 数字系统的实现方式
12.3.1 基于平台实现的系统
12.3.2 ASIC
12.3.3 现场可编程器件
12.3.4 实现方式的选择
12.4 实例研究——简单启动停止
定时器
12.4.1 设计要求
12.4.2 基于μP的设计
12.4.3 基于FPGA的设计
12.4.4 基于单元的设计
12.5 小结
参考文献
习题
第13章 互连线
13.1 RLC寄生器件
13.1.1 电阻
13.1.2 电容
13.1.3 电感
13.2 互连线和仿真模型
13.2.1 互连线模型
13.2.2 仿真模型
13.3 互连线的寄生效应
13.3.1 RC延迟
13.3.2 电容耦合效应
13.3.3 RLC效应
13.4 传输线模型
13.4.1 无损传输线
13.4.2 有损传输线
13.4.3 传输线终端
13.5 高级专题
13.5.1 自定时再生器(STR)
13.5.2 片上网络
13.5.3 考虑互连线的逻辑功效
13.6 小结
参考文献
习题
第14章 电源分布和时钟设计
14.1 电源分布网络
14.1.1 电源分布网络设计中的
问题
14.1.2 电源分布网路
14.2 时钟产生和分配网络
14.2.1 时钟系统架构
1

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 香港用户  | 台灣用户 | 大陸用户 | 海外用户
megBook.com.hk
Copyright © 2013 - 2024 (香港)大書城有限公司  All Rights Reserved.