登入帳戶  | 訂單查詢  | 購物車/收銀台( 0 ) | 在線留言板  | 付款方式  | 運費計算  | 聯絡我們  | 幫助中心 |  加入書簽
會員登入 新用戶登記
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2023年度TOP分類瀏覽雜誌 臺灣用戶
品種:超過100萬種各類書籍/音像和精品,正品正價,放心網購,悭钱省心 服務:香港台灣澳門海外 送貨:速遞郵局服務站

新書上架簡體書 繁體書
暢銷書架簡體書 繁體書
好書推介簡體書 繁體書

九月出版:大陸書 台灣書
八月出版:大陸書 台灣書
七月出版:大陸書 台灣書
六月出版:大陸書 台灣書
五月出版:大陸書 台灣書
四月出版:大陸書 台灣書
三月出版:大陸書 台灣書
二月出版:大陸書 台灣書
一月出版:大陸書 台灣書
12月出版:大陸書 台灣書
11月出版:大陸書 台灣書
十月出版:大陸書 台灣書
九月出版:大陸書 台灣書
八月出版:大陸書 台灣書
七月出版:大陸書 台灣書

『簡體書』数字逻辑 第3版

書城自編碼: 2978436
分類:簡體書→大陸圖書→教材研究生/本科/专科教材
作者: 詹瑾瑜
國際書號(ISBN): 9787111561774
出版社: 机械工业出版社
出版日期: 2017-03-01
版次: 3 印次: 1
頁數/字數: 266/415000
書度/開本: 16开 釘裝: 平装

售價:HK$ 65.3

我要買

 

** 我創建的書架 **
未登入.


新書推薦:
算法经济 : 商业逻辑与人类生活的智能演进(生动呈现AI与算法的创新应用与商业价值)
《 算法经济 : 商业逻辑与人类生活的智能演进(生动呈现AI与算法的创新应用与商业价值) 》

售價:HK$ 79.4
家书中的百年史
《 家书中的百年史 》

售價:HK$ 79.4
偏爱月亮
《 偏爱月亮 》

售價:HK$ 45.8
生物安全与环境
《 生物安全与环境 》

售價:HK$ 56.4
泥土:文明的侵蚀(城市与生态文明丛书)
《 泥土:文明的侵蚀(城市与生态文明丛书) 》

售價:HK$ 84.0
医用化学(第三版)
《 医用化学(第三版) 》

售價:HK$ 57.3
别怕,试一试
《 别怕,试一试 》

售價:HK$ 67.9
人才基因(凝聚30年人才培育经验与智慧)
《 人才基因(凝聚30年人才培育经验与智慧) 》

售價:HK$ 103.4

 

編輯推薦:
根据《计算机学科教学计划》编写。
介绍数字系统设计领域新的设计理念和技术。
每一章后给出对应技术的应用举例。
內容簡介:
《数字逻辑 第3版》根据《计算机学科教学计划》编写。《数字逻辑 第3版》共9章,主要内容包括数字逻辑基础、逻辑代数基础、集成门电路、组合逻辑电路、触发器、同步时序逻辑电路、异步时序逻辑电路、硬件描述语言Verilog HDL、以及脉冲波形的产生与整形共9个方面。
《数字逻辑 第3版》不仅介绍了数字逻辑的分析设计方法,还介绍了一些典型的数字电路的设计和应用方法,以及数字电路与逻辑设计的一些新内容。
《数字逻辑 第3版》可作为高等院校计算机、信息、电子工程、自动控制及通信等专业的教材,也可作为成人教育相关课程的教材,并可作为相关专业科技人员的参考书。
目錄
前言
第1章数字逻辑基础
1.1概述
1.1.1数字逻辑研究的对象及方法
1.1.2数字电路的发展
1.1.3数字电路的分类
1.2数制及其转换
1.2.1进位计数制
1.2.2数制转换
1.3带符号数的代码表示
1.3.1原码及其运算
1.3.2反码及其运算
1.3.3补码及其运算
1.3.4符号位扩展
1.4数的定点与浮点表示
1.5数码和字符的编码
1.5.1BCD编码
1.5.2可靠性编码
1.5.3字符编码
1.6本章小结
1.7习题
第2章逻辑代数基础
2.1逻辑代数的基本概念
2.1.1逻辑代数的定义
2.1.2逻辑代数的基本运算
2.1.3逻辑代数的复合运算
2.1.4逻辑函数的表示法和逻辑函数的关系
2.2逻辑代数的基本定律、规则和常用公式
2.2.1基本定律
2.2.2重要规则
2.3逻辑函数表达式的形式与变换
2.3.1逻辑函数表达式的基本形式
2.3.2逻辑函数表达式的标准形式
2.3.3逻辑函数表达式的转换
2.4逻辑函数的化简
2.4.1代数化简法
2.4.2卡诺图化简法
2.4.3包含无关项的逻辑函数的化简
2.4.4多输出逻辑函数的化简
2.5本章小结
2.6习题
第3章集成门电路
3.1概述
3.2正逻辑和负逻辑
3.3分立元件门电路
3.3.1与门
3.3.2或门
3.3.3非门
3.4TTL逻辑门电路
3.4.1TTL与非门
3.4.2TTL逻辑门的外特性
3.4.3集电极开路输出门(OC门)
3.4.4三态输出门(TS门)
3.5CMOS集成逻辑门电路
3.5.1CMOS反相器(非门)
3.5.2CMOS与非门
3.5.3CMOS或非门
3.5.4CMOS 三态门
3.5.5CMOS漏极开路输出门(OD门)
3.5.6CMOS传输门
3.6TTL和CMOS之间的接口电路
3.6.1用TTL门驱动CMOS门
3.6.2用CMOS门驱动TTL门
3.7本章小结
3.8习题
第4章组合逻辑电路
4.1概述
4.2组合逻辑电路的分析
4.2.1组合电路的分析步骤
4.2.2组合电路的分析举例
4.3组合逻辑电路的设计
4.3.1组合电路的设计步骤
4.3.2组合电路的设计举例
4.4经典逻辑运算电路
4.4.1半加器
4.4.2全加器
4.4.3全减器
4.5代码转化电路
4.5.1代码转化电路原理分析
4.5.2代码转化电路的应用
4.6数值比较电路
4.6.11位数值比较器
4.6.24位数值比较器
4.6.3集成比较器的应用
4.7编码器和译码器
4.7.1编码器电路原理分析
4.7.2编码器的应用
4.7.3译码器电路原理分析
4.7.4译码器的应用
4.8数据选择器和数据分配器
4.8.1数据选择器原理分析
4.8.2数据选择器的应用
4.8.3数据分配器原理分析
4.8.4数据分配器的应用
4.9竞争和冒险
4.9.1竞争和冒险现象
4.9.2险象的判定
4.9.3险象的消除和减弱
4.10组合逻辑电路设计的优化问题
4.11本章小结
4.12习题
第5章触发器
5.1概述
5.1.1触发器的电路结构和特点
5.1.2触发器的逻辑功能和分类
5.2RS触发器
5.2.1用与非门构成的基本RS触发器
5.2.2用或非门构成的基本RS触发器
5.2.3钟控触发器(锁存器)
5.2.4钟控RS触发器
5.2.5主从RS触发器
5.3D触发器
5.3.1钟控电平型D触发器
5.3.2边沿维持-阻塞D触发器
5.3.3集成D触发器
5.4JK触发器
5.4.1主从JK触发器
5.4.2边沿JK触发器
5.4.3集成JK触发器
5.5其他功能的触发器
5.5.1T触发器
5.5.2T′触发器翻转触发器
5.6集成触发器的参数
5.6.1触发器的静态参数
5.6.2触发器的动态参数
5.7各类触发器的相互转换
5.7.1JK触发器转换为D、T、T′和RS触发器
5.7.2D触发器转换为JK、T、T′和RS触发器
5.8触发器的应用
5.8.1消颤开关
5.8.2分频和双相时钟的产生
5.8.3异步脉冲同步化
5.9本章小结
5.10习题
第6章同步时序逻辑电路
6.1概述
6.2时序逻辑电路的结构和类型
6.2.1时序逻辑电路的结构和特点
6.2.2时序逻辑电路的分类
6.3同步时序逻辑电路的分析
6.3.1时序逻辑电路的表示方法
6.3.2分析方法和步骤
6.3.3分析举例
6.4同步时序逻辑电路的设计
6.4.1设计方法和步骤
6.4.2状态图和状态表
6.4.3状态化简方法
6.4.4状态分配及编码
6.4.5同步时序电路设计举例
6.5典型同步时序逻辑电路的设计
6.5.1计数器
6.5.2十进制计数器
6.5.3寄存器
6.5.4移位寄存器型计数器
6.6典型同步时序逻辑电路的应用
6.6.1集成计数器及其应用
6.6.2集成寄存器及其应用
6.7本章小结
6.8习题
第7章异步时序逻辑电路
7.1异步时序逻辑电路的分类及特点
7.2脉冲异步时序逻辑电路
7.2.1脉冲异步时序逻辑电路的分析
7.2.2脉冲异步时序逻辑电路的设计
7.3电平异步时序逻辑电路
7.3.1电平异步时序逻辑电路的分析
7.3.2电平异步时序逻辑电路中的竞争与险象
7.3.3电平异步时序逻辑电路的设计
7.4异步计数器的原理与应用
7.5本章小结
7.6习题
第8章硬件描述语言Verilog HDL
8.1Verilog HDL语言概述
8.2Verilog HDL基本语法
8.2.1标识符
8.2.2数值和常数
8.2.3数据类型
8.2.4Verilog HDL的基本结构
8.3Verilog HDL的操作符
8.3.1算术操作符
8.3.2关系操作符
8.3.3等价操作符
8.3.4位操作符
8.3.5逻辑操作符
8.3.6缩减操作符
8.3.7移位操作符
8.3.8条件操作符
8.3.9拼接和复制操作符
8.4基本逻辑门电路的Verilog HDL
8.4.1与门的Verilog HDL描述
8.4.2或门的Verilog HDL描述
8.4.3非门的Verilog HDL描述
8.4
內容試閱
前言根据高等学校工科计算机专业“数字逻辑”课程教学大纲的要求,并考虑自控、信息、电子工程和通信等专业学习“数字逻辑”课程的需要,编者参考了众多同类教材并结合多年的教学经验编写了本书。
“数字逻辑”是计算机科学与技术和软件工程(类)本、专科学生必修的一门重要专业基础课。本课程的目的是使学生从了解数字系统开始,到熟练掌握组合逻辑电路和时序逻辑电路的分析、设计方法,并能使用数字集成电路实现工程所需的逻辑设计,为数字计算机和其他数字系统的分析和设计奠定了良好的基础。熟练掌握数字系统逻辑分析和设计的方法,对从事计算机软硬件研制、开发和应用的工程技术人员是非常重要的。
数字集成电路是数字系统与计算机功能实现的基础,将数字逻辑设计和数字集成电路结合起来讲授,既可使学生掌握数字逻辑器件的分析与设计方法,又可了解标准数字集成芯片的原理和使用方法,同时还可使学生了解数字集成器件的更新换代给数字系统分析和设计方法带来的重大变化,进而适应并跟上数字技术的快速发展。
全书共分9章,第1章为数字逻辑基础,介绍了数字系统中常用的数制及转换、码制和编码。第2章为逻辑代数基础,介绍了逻辑代数的基本定律规则,以及逻辑函数的表示及逻辑函数的化简。第3章为集成门电路,介绍了典型TTL门,以及CMOS门的结构和原理。第4章为组合逻辑电路,介绍了组合逻辑电路的分析和设计方法。以及典型组合逻辑集成芯片的原理和应用。第5章为触发器,介绍了各种触发器的组成、原理和应用。第6章为同步时序逻辑电路,介绍了同步时序逻辑电路的分析和设计方法,以及中规模计数器的组成原理及应用。第7章为异步时序逻辑电路,介绍了脉冲异步时序逻辑电路和电平异步时序逻辑电路的分析和设计方法,以及集成异步计数器的原理和应用。第8章为硬件描述语言Verilog HDL,介绍了Verilog HDL语言的语法、语句和结构,并介绍了使用Verilog HDL编程实现组合逻辑电路和时序逻辑电路的方法和实例。第9章为脉冲波形的产生与整形,介绍了555时基电路、多谐振荡器、单稳态触发器及施密特触发器的构成与工作原理。
本课程的先修课程是“电路与电子技术基础”。本课程的参考课时为64学时,使用者可根据需要和具体情况对内容进行取舍。
本书由詹瑾瑜、江维和李晓瑜共同编写,具体分工如下:第2、3、7、8、9章由詹瑾瑜编写;第1章由江维编写;第4、5、6章由李晓瑜编写,全书由詹瑾瑜统稿。在编写过程中得到了校内外同行的大力支持和关怀,本教材第2版主编武庆生老师十分关心本书的编写和教学工作,并提出了许多宝贵意见,对以上同行和同事的关心、支持、指导和帮助表示衷心的感谢。
由于编者水平有限,书中难免有欠妥之处,敬请广大读者批评指正。
编者

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 香港用户  | 台灣用户 | 大陸用户 | 海外用户
megBook.com.hk
Copyright © 2013 - 2024 (香港)大書城有限公司  All Rights Reserved.